王老师:19139051760(微信同号)  13333709510
联大   青书学堂   文才   和学   现代兴业   安徽教育在线   超星   弘成   广东开放大学   国家开放大学   上海开放大学   含弘慕课 

教育服务

成人高校
成考录取分数线
我要提升学历
提升学历的理由:
升职加薪、积分落户、考研、公务员考试、子女入学、出国留学


成人高考报名入口

当前位置: 首页 > 江开系统 > 湖南大学> DSP原理及应用
 

输入试题:
本题添加时间:2023/4/3 12:59:00
圆梦客服:王老师  19139051760(微信同号)  19139051760(微信同号)
IP核在EDA技术和开发中具有十分重要的地位;提供用VHDL等硬件描述语言描述的功能块,但不涉及实现该功能块的具体电路的IP核为
选项
A:软IP
B:固IP
C:硬IP
D:全对

答案是:参考答案:A

出自 DSP原理及应用  江开系统

湖南大学

更多试题>>>>
1、在QuartusⅡ集成环境下为图形文件产生一个元件符号的主要用途是 选项 A:仿真 B:编译 C:综合 D:被高层次电路设计调用
2、下列那个流程是正确的基于EDA软件的FPGA/CPLD设计流程 选项 A:原理图/HDL文本输入→适配→综合→功能仿真→编程下载→硬件测试 B:原理图/HDL文本输入→功能仿真→综合→适配→编程下载→硬件测试 C:原理图/HDL文本
3、QuartusⅡ的设计文件不能直接保存在 选项 A:系统默认路径 B:硬盘根目录 C:项目文件夹 D:用户自定义工程目录
4、基于EDA软件的FPGA/CPLD设计流程为:原理图/HDL文本输入→()→综合→适配→时序仿真→编程下载一硬件测试。 选项 A:功能仿真 B:逻辑仿真 C:逻辑综合 D:配置
5、以下描述错误的是 选项 A:QuartusⅡ是Altera提供的FPGA/CPLD集成开发环境 B:Altera是世界上最大的可编程逻辑器件供应商之一 C:MAX+plusⅡ是Altera前一代FPGA/CPLD集成开发环境Quar


提升学历-成人高考报名入口 提升学历-成人高考院校名单